Как стать автором
Обновить
8
0
Александр Чернигин @covsh

Embedded. Verilog, VHDL, C++

Отправить сообщение
Добавлю, что не смотря на все «но», мне латтисе понравился. Начал присматриваться к их продукции для следующих разработок
Опыт работы с altera около 5 лет.
Среда неплоха, но до уровня Quartus ей конечно далеко. IDE слабовата, подсветка синтаксиса и навигация почти нулевая. Если свой аналог SignalTab — Reveal Analyzer. Можно собрать SoC c 8 или 32 битным ядром. Есть несколько десятков IP ядер в комплекте.

Несмотря ни на что среда оставляет неплохое впечатление. Радует обилие документации и политика лицензирования (если вы работает с семейством MachXO то все вообще бесплатно).

Так же Lattice предоставляет много исходников для конфигурации плис через MCU. Например у нас используется дешевая однократно программируемая плис. Естественно через JTAG ее можно переконфигурировать бесчисленное число раз, что мы собственно и делаем. Прошивка хранится во флеше контроллера и MCU при старте конфигурирует ПЛИС.
Используем Lattice MachXO3, корпус 36-ball WLCSP (2.5 x 2.5 mm)
спасибо за публикацию.
от себя хочу порекомендовать мануал для пользователей timequest от altera. советую начать с главы 2, там самые основы основ очень хорошо разжевываются.
сам с xilinx не работал, но гугл находит отличную статью на русском
так же у Altera есть online курс про поддрержку SV
насчет VHDL не соглашусь с вами, все таки он красивый и строгий! =)
естественно не все синтезируется. насчет Altera есть таблица что Quartus поддерживает. Меня же больше интересовала верификация

Информация

В рейтинге
Не участвует
Откуда
Воронеж, Воронежская обл., Россия
Дата рождения
Зарегистрирован
Активность