Как стать автором
Обновить

Методы сопряжения электрических соединений при трассировке дифференциальных пар на печатных платах

Время на прочтение5 мин
Количество просмотров9.8K
Всего голосов 33: ↑31 и ↓2+29
Комментарии6

Комментарии 6

НЛО прилетело и опубликовало эту надпись здесь
Так целевая аудитория этой статьи — как раз разработчики бесплатных CAD для трассировки. Или вы думаете, что им алгоритмы сами с неба сваливаются? )
Ахаха… Здешним обитателям этот уровень и вовсе «не ненужон». Это ж придатки машин — программисты… У них есть малинки, ардуинки и прочее, что делает ненужным обращение к инженерам электроники.
Посмотрите статью про Raspberry Pi — там откликов в 100 раз больше. Потому что ЭТО им понятно. А ваше — непонятно нихрена.
Если непонятно, то и пропустите публикацию. Она не для вас. За всех «здешних обитателей» не стоит радеть. Мне в этом комментарии тоже многое непонятно. Что означает «не ненужон»? Это двойное отрицание? Кстати «нихрена» если уж писать, то раздельно. Bye.
Каждый шаблон должен иметь свои минусы и ограничения в применении. Например: как влияет длина несопряженного участка на форму принимаемого сигнала? На каких частотах применение каких шаблонов допустимо?

Например я могу взять шаблон ...E' и применить гигабитному интерфейсу, а могу к rs-у… где и как себя он поведет?
Здесь трудно что-либо возразить по существу сказанного. К сожалению, на сегодняшний день средства трассировки печатного монтажа (автоматические или интерактивные) оперируют, как правило, ограничениями в терминах «длин» соединений. Переход к формам сигналов требует привлечения средств моделирования схем с учетом результатов выполняемой RLC экстракции данных из полученной топологии печатного монтажа. Требуется также и учет данных о конструкции печатной платы, используемым диэлектрикам и прочее. По указанным ниже ссылкам можно познакомиться с некоторыми проблемами из этой области. Приношу извинения за ссылки на англоязычные публикации, но они содержат описания практических работ.

www.cadence.com/content/dam/cadence-www/global/en_US/documents/tools/pcb-design-analysis/pcb-west-2016-new-techniques-address-layout-challenges-high-speed-routing-cp.pdf
www.youtube.com/watch?v=jtzIaMWYjtc

Насколько мне известно в компании ЭРЕМЕКС планируется решение этой задачи в интегрированной среде Delta Design — путем использования программного продукта этой же компании SimOne. Но ни о сроках и ни о формах этой интеграции сказать на сегодняшний день ничего не могу.
Спасибо за комментарий.
Зарегистрируйтесь на Хабре, чтобы оставить комментарий

Публикации

Изменить настройки темы

Истории