Как стать автором
Обновить

Комментарии 35

«монолитная фабрика с 5.5 млн логических элементов» — дальше не читал)
А можно попросить хотя бы один абзац в начало текста добавить: для таких, как я, в «ускорителях для больших задач» не разбирающихся, дать хотя бы общее представление, о чем идет речь в тексте, и почему оно круто?
Спасибо!
НЛО прилетело и опубликовало эту надпись здесь
А вот интересно, вы пишете «работа в реал-тайме с большим потоком данных»… можно на базе этой штуки быстрый аппаратный L7 DPI соорудить?
Очень-очень любопытно мне сие.
В такой постановке вопроса — скорее нет, либо ваш DPI будет медленно развиваться. С точки зрения скорости разработки я бы для этой задачи брал всё же что-то типа DPDK. Вот там, где в latency операций упираться начинаете — есть смысл думать про FPGA, но сил надо затратить очень много. Прямо сейчас Intel предоставляет некоторый acceleration pack для нейросеток, но там не любые архитектуры сетей поддерживаются, да и в целом геморройной будет.
НЛО прилетело и опубликовало эту надпись здесь
Нет смысла — асики более энергоэффективны. Майнинг на FPGA меньше полугода был прибыльным, вроде.
>просто в СНГ нет компаний, которые занимаются задачами где реально может потребоваться чудовище в виде стратикса
Глупости. ПЛИС это вообще нишевый продукт. Для маркетного использования они не годятся, они используются только для прототипирования, либо для задач, в которых реально может потребовать постоянно изменять прошивку.
А вы говорите о третьем применении, куда более редком — когда производство очень мелкосерийно (выпекать ASIC экономически невыгодно), а весь интерконнект при этом между блоками обработки/интерфейсами должен быть на чипе. Такого не то, что в СНГ, такого по миру почти не делают. Ибо это какая-то очень странная бизнес-модель получается.
edit: Да, HFT. И кроме него, честно говоря, мне сложно представить себе задачу, которая бы обоснованно лучше имплементировалась именно на ПЛИС
Задач для ПЛИС море! Для любой мелкосерийки ASIC делать не выгодно. Скорость разработки на ПЛИС в разы выше. Готовый софт и инфраструктура для разработки. Ну и множество других ништяков. Средне — крупносерийное выгоднее уже на ASIC.
Для большинства мелкосериек не нужно взаимодействие между IP-блоками на кристалле. Дешевле и проще купить готовые чипы/контроллеры, распаять их на плате вместе с управляющей логикой на МК/процессоре. Стоимость и время разработки на ПЛИС будут намного, намного больше. Как и стоимость самой железки как продукта.
Готовый софт для разработки? Насколько я помню, весь нормально работающий софт сурово проприетарен, а пользоваться им удобно… не очень. Плюс, в нем достаточно часто встречаются баги, которые раздражают и сильно тормозят разработку — и их ведь не найти в силу закрытости софта. В ту же копилку и проприетарные вендорные IP-блоки. А сколько стоят IP-шки от внешних вендоров? Там с ума сойти какие ценники (даже для бизнеса) на не самые сложные контроллеры не самых актуальных интерфейсов.

Я мог отстать от жизни, уже давненько ушел из отрасли. Если так, то назовите, пожалуйста, еще три обоснованных с точки зрения бизнеса применения ПЛИС, помимо инфраструктуры для бирж/трейдинга.
Радиолокация и связь, на военку.
Именно по этой причине стратиксы и попали под группу «двойное назначение».
Авиация, военные, космос… В любом самолете ПЛИС очень большое количество… Если хотите что-то более приземленное, то даже на хабре писали о использовании подобных плат в анализе сетевого трафика, если не ошибаюсь статья была о диагностике работоспособности тысяч видео потоков на одном сервере…
Интересно, а подобную мощь вообще можно ввозить в Россию?
это думается мне можно без проблем ввести в Россию, т.к. оно не Military и не Space…
Но с PACом на базе Arria 10 у них это не получилось, оно оказалось под Экспортным контролем.
Интересно куда 125Вт рассеивается в такой конструкции (где радиатор на fpga?)
И сколько сия железяка стоит?
Судя по брифу там все 225Вт.
А вот фоток с радиатором не нашел — везде только с посадочным местом…
ИМХО, там будет турбинка в пределах прямоугольника (по картинке в начале топика, справа). Корпус по брифу это и подразумевает.
Как с ввозом в Россию дела обстоят в свете «аппаратное ускорение шифрации/дешифрации AES-256, SHA-256/384 и ECDSA-256/384» и заботы о нас родного ФСБ?
Пишите письмо-гарантию на таможню, что это не устройство шифрования… и вроде проблем быть не должно
Я к чему спросил — у дистрибьютеров Xilinx есть явные проблемы с поставкой аналогичной продукции. Вплоть до выпуска специальных версий чипов с деактивированным шифровальным блоком
Ну с Xilinx проблем в 2016 году не было купили несколько ML605.
НЛО прилетело и опубликовало эту надпись здесь
Предполагаю, что стоимость этого устройства будет от 10k $ в низшей конфигурации.
5,5 млн LE'шек за $10k? Не очень верится в такой аттракцион невиданной щедрости как-то, учитывая, что Stratix 10 вдвое меньшей площади (2,5–2,8 млн LE) стоит от 15–20 тысяч.
Политика Intel сейчас похоже такова, что специализированные (жестко зашитые) карты на Arria 10 будут стоить меньше, чем сам чип в розничной продаже.
У Altera всегда такая политика и была… Все карты terasic дешевле, чем чипы в розницу. В принципе подход правильный средства разработки должны быть доступными.
То были отладочные карты, и цель такой политики вполне ясна была — первая доза бесплатно. А тут будет следующее — вот вам сетевая карта с ускорением, фаерволом и вызовом блекджека за 500уе, вот вам карточка, которая определяет породу собак по фотографии за 500уе, вот вам карточка, чтоб на бирже играть за 500уе. Ах, вам нужна отладочная карта, куда вы своё творение зальёте — 4000уе пжалста. Поиграли с отладкой, хотите чипов, их есть у нас, пжалста 1000уе за чип.
По моему, нужны новые реализации подключения периферии. Уже сейчас есть видеокарты весом почти в полтора кг которые вынуждают «армировать» слоты pci.
Когда Intel наконец родит полноценный SoC в виде Xeon + Stratix (Aria) необходимость в этих монстрах исчезнет.
Если использовать AVX512 на 20ядрах то процессор не справляется с отводом тепла и понижает частоты ядер с 3.7ГГц до 1.9ГГц. Интересно а если использовать fpga то он будет понижать еще ниже?
TDP с FPGA увеличен до 195Вт против 125Вт, FPGA отдельный кристалл рядом с процессором, если система охлаждения справится с 195Вт то не должно влиять
Спасибо я как-то упустил эти новости из вида…
Зарегистрируйтесь на Хабре, чтобы оставить комментарий