Comments 7
Спасибо. Интересная плата. И реально — не дорогая (если сравнивать вообще с этим классом EVB). Единственное, поправьте меня, вроде у Латисов нет демонстрационной IDE, да и весь софт под Win? Или уже что то изменилось за 10 лет, а с платой идет лицензия на конкретную FPGA? Уже есть, посмотрел. Есть пара задумок, пора уже свою на втором циклоне обновить…
0
А каким образом модуль SB_HFOSC генерирует синхросигнал? Что у него внутри?
0
Встроенный генератор на плате. Один сигнал подтягивает питание (CLKHFPU), а второй — разрешение на выходе генератора (CLKHFEN).
0
Не стало особо понятнее, как генератор на плате может быть использован внутри ПЛИС без указания в списке портов входа тактового сигнала, полез в гугл.
Согласно документа «iCE40 Oscillator Usage Guide», в ПЛИС семейства iCE40 UltraPlus есть два внутренних (on-chip) генератора на 10кГц и 48МГц. Соответственно компонент SB_HFOSC описывает внутренний генератор на 48МГц. Сигнал CLKHFPU включает модуль, сигнал CLKHFEN — разрешение выхода.
Согласно документа «iCE40 Oscillator Usage Guide», в ПЛИС семейства iCE40 UltraPlus есть два внутренних (on-chip) генератора на 10кГц и 48МГц. Соответственно компонент SB_HFOSC описывает внутренний генератор на 48МГц. Сигнал CLKHFPU включает модуль, сигнал CLKHFEN — разрешение выхода.
0
Есть сомнения в лоупауэрности этой плис: выпускается с 2011 года, 40нм — старая планарная технология. За статью спасибо, но плис — древняя. Я бы такую не стал в новых разработках использовать
0
Sign up to leave a comment.
Знакомство с FPGA iCE40 UltraPlus Mobile Development Platform от фирмы Lattice Semiconductor